# Αναφορά πρώτου μέρους εργασίας Οργάνωσης υπολογιστών

Ιωαννίδης Χρήστος 2018030006

Το παρόν project υλοποιήθηκε με την χρήση του Xillinx ISE 13.4

#### Γενικές πληροφορίες:

- Ολα τα Modules που ζητούνται έχουν υλοποιηθεί και φαίνεται να παρουσιάζουν την επιθυμητή λειτουργικότητα.
- Στα Modules δεν έχει χρησιμοποιήθει η εντολή after που προσομοιώνει την καθυστέρηση ενός σήματος στο υλικό του επεξεργαστή λόγω έλειψης επαρκούς χρόνου.
- Παρόλο που μας επισημάνθηκε οτι είναι κακή πρακτική, μικρός αριθμός Behavioural λειτουργίων έχουν υλοποιήθει με την χρήση for loop.

#### Σημεία που χρήζουν προσοχή:

- Μέσα στις εντολές που υλοποιεί η ALU προστέθηκε η 1110 η οποία επιστρέφει το περιεχόμενο του καταχωρητη RF\_B.
- Το Module ALU cntl που καθορίζει την 4-bit εντολή που θα εκτελέσει η ALU παίρνει σαν είσοδο ενα σήμα 6-bit απο την εισερχόμενη εντολή και ενα σήμα 3-bit το οποίο υπάρχει για να αντιμετωπίζει ειδικές περιπτώσεις οπώς η προαναφερθείσα.
- Μέσα στην Ram υπάρχουν εντολές που υλοποίουν την αντίστοιχη μάσκα σε περίπτωση Byte Operation ανάλογα με το Enable που θα έρθει απο το MEMSTAGE.

### **Immediate Handler Block Diagram**

#### **DECSTAGE**



Παραπάνω παρουσιάζεται το Block Diagram του Module <u>imm\_handler</u> το οποίο παίρνει σαν είσοδο ένα σήμα 16-bit και το μετατρέπει σε 32-bit ανάλογα με το σήμα 2-bit <u>immExt</u> που καθορίζει αν θα γίνει Sign Extend,Zero Fill etc.

#### **ALU** cntl

#### **Datapath**



Παραπάνω παρουσιάζεται το Block Diagram του Module <u>ALU cntl</u> το οποίο συζητήθηκε και παραπάνω το οποίο καθορίζει την 4-bit εντολή που θα εκτελέσει η ALU. Παίρνει σαν είσοδο ενα σήμα 6-bit απο την εισερχόμενη εντολή και ενα σήμα 3-bit <u>instr\_type</u> το οποίο ορίζεται απο το Module <u>CONTROL και</u> υπάρχει για να αντιμετωπίζει ειδικές περιπτώσεις (Π.χ. Addi,nandi,li,lui etc.)

# PROC\_SC COMPLETE DIAGRAM



Στο Παραπάνω Block Diagram παρουσιάζεται μια χονδρική απεικόνιση του συνολικού κυκλώματος με τα κυριότερα Modules και σήματα καθώς και οι επιμέρους συνδέσεις τους.

### Screenshot απο το Simulation του PROC\_SC

